このブログの更新通知を受け取る場合はここをクリック
Barrettは、従来のチップ製造技術は最小5ナノメートルまで可能になる、との予測を示した。5ナノメートルといえば、水素原子約50個分の幅しかない。 Barrettは、65、45、32、22ナノメートルの各製造プロセスを使って試作したトランジスタの写真を披露した。Glaskowskyによると、現在は15、10、7、5ナノメートルの各製造プロセスの実現が期待されているという。しかし、新しい製造プロセスの登場周期は、現在の2年よりも長くなるとみられていると同氏は述べた。 従来のチップ製造プロセスにはCMOS技術が使われている。これに取って代わる技術がどんなものになるかについてはまだはっきりしていない。だが、Barrettは、さらに微細なトランジスタを製造するための代替技術として、3つの選択肢に言及した。その3つとは量子ドット、ポリマーレイヤ、そしてナノチューブ技術だ。